中国科学院论坛

 找回密码
 注册(开放注册)
搜索
查看: 35256|回复: 0
打印 上一主题 下一主题

[招聘信息] [NVIDIA英伟达]芯片设计架构类汇总

[复制链接]
跳转到指定楼层
1#
发表于 2022-3-29 21:28:27 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
NVIDIA英伟达芯片岗位来袭

加入NVIDIA的N个理由
🧨GPU,人工智能和自动驾驶的全球领导企业, 过去5年, 股票走势强劲
🧨最先进+最复杂的芯片设计项目, 为将来的职业生涯发展奠定深厚的基础
🧨接触到最先进方法学和最严谨的工程管理,大幅提升专业领域的认知
和众多业界大牛并肩工作,从他们身上学习技术和经验
获得在部门间轮转的机会,从而积累在多个专业领域的知识
💥在业界一流公司的任职经历无疑会极大的提升你的背景
💥有机会从全员持股的福利中获得超额收益
💥高成长+充分尊重理解的非996工作机会

芯片岗位
1. Physical Design Engineer (数字后端)-上海 北京
2. DFT Engineer-上海
3. ASIC Floorplan Engineer-上海


架构岗位:
1.        C++Modelling Engineer
2.        Pre-silicon Prototype C++ Engineer



如何加入我们:
社招岗位, 工作经验不限, 岗位职级Open, 详细职位描写如下, 欢迎大家投递简历:

邮箱: tracyw@nvidia.com       Wechat: 1751315121


Physical Design Engineer (后端)-北京/上海
部门简介:
上海VLSI Physical Design 部门成立于2005年, 在过去的15年里,我们成功地参与并设计了NVIDIA发布的所有产品。我们使用的是最前沿的生产工艺,最先进的EDA工具以及最复杂的设计流程。致力于最先进的产品设计,挑战技术之巅是我们一贯的追求。

【你会做些什么】
负责NVIDIA (英伟达)公司所有芯片(包括GeForce,Tegra,Tesla,Quadro等系列)的物理设计及其实现(Netlist to GDSII), 以及流程开发(Flow development)。

致力于:
芯片规划及布局, 顶层设计到底层模块的划分
电源/时钟分布及规划
布局布线 (包含从顶层设计以及底层模块的全部内容)
静态时序/功耗/噪声/可制造性优化及分析
物理验证
流程自动化以及回归测试
与EDA提供商合作进行工具评估和改进
开发内部工具和解决方案

【我们想要看到这样的你】
微电子, 电子工程及相关专业硕士生
有相关课程背景:集成电路设计, 数字电路设计, 半导体器件
有以下知识:芯片设计, 布局布线
有数字芯片项目设计经验或者使用ASIC设计流程的经验优先
有EDA工具(布局布线,时序分析,电路仿真, 版图设计等)的使用经验优先
有使用Perl,Tcl,Python和Shell等语言编写脚本的能力优

DFT Engineer-上海
从DFT到DFX
随着芯片工艺不断进步,设计规模持续增加,DFT该如何应对,控制测试成本,保证产品质量?
面对强劲的市场需求,在芯片产能受限的情况下如何通过提升良率来增加供给?
对汽车(自动)驾驶环境下的芯片如何通过提高测试标准来保证产品品质,如何实现系统自测试(IST - In System Test)和在线测试(Online Test)来保证系统安全?
DFT需要不断进化和创新来应对新工艺新需求,已经从DFT转变为DFX(DFT+DFM+DFR+DFD+…)
•        DFT:Design for Testability
•        DFM: Design for Manufacturability
•        DFR: Design for Reliability
•        DFD: Design for Debug
NVIDIA上海DFX团队已拥有各个领域的技术专家,具备独立完成芯片DFT设计和实现的能力,在全球团队中引领DFT的设计验证工作。该团队在上海设有ATE lab和ATE测试机台,可以第一时间解决芯片生产初期bringup的问题,为芯片量产加速。
职位介绍及工作内容
你将参与GPU和Tegra产品线的研发,与SOC,PD,PR等团队紧密合作,完成DFT从RTL到tape out的芯片实现工作,与TE,PE等团队合作完成芯片ATE bringup工作。

你将负责以下一项或多项具体工作内容:
•        JTAG 1500/1687
•        DFT Clock
•        DFT Insertion
•        ATPG
•        BIST (MBIST, LBIST, etc.)
•        IST and Online Test
•        ATE Bringup
•        DFT Design/Methodology
•        DFT Infrastructure/Flow Development
我们想要看到这样的你:
•        熟练掌握Verilog代码编写,有芯片设计或验证相关经验
•        了解DFT的主要技术,具备Scan/ATPG/BIST/JTAG/Clocks/Bringup等任一方向
•        熟悉Tcl,Perl,Python等脚本语言
•        有数字芯片前端或后端设计经验为加分项
•        良好的英语读写和口语交流能力
•        敢于接受挑战,富有创新精神

ASIC Design Floorplan Engineer-上海
【你会做些什么】
•        与架构团队,RTL设计团队,后端团队和封装设计团队进行合作,在项目早期对整个芯片的布局做出规划;
•        与RTL设计团队合作,针对布局、面积、内部连线等问题进行持续优化,实现最优化的芯片面积;
•        在项目设计的早期,我们负责评估时序、绕线可能存在的问题,通过与RTL设计团队合作,优化芯片实现方案,解决项目中存在的潜在问题;
•        开发新的分析工具,对当前的面积,连线,结构进行分析,加速分析过程并给出有效的floorplan方案。

【我们想要看到这样的你】
•        微电子, 电子工程及相关专业硕士生
•        有相关课程背景:集成电路设计, 数字电路设计, 半导体器件
•        有以下知识:芯片设计, 布局布线  

C++ Modelling Engineer

在 NVIDIA, 我们也有这样一个团队 —— TPC Arch ( GPU 核心 TPC 架构 ) 团队,各路大神在这里集结,他们深度剖析 GPU 的性能瓶颈,潜心研究下一代新的算法架构。他们与 Compute Arch 团队合作,追寻极致的 GPU AI 计算性能,与 Graphics team 合作,探究新一代光线追踪的渲染加速。

在这里,你会和美国团队共同合作,研究最前沿、最热门的芯片架构与算法。在这里,你会参与到:
• 新 feature 的功能建模,性能仿真
• 下一代架构的探索和研究
    - 任务调度和分配的优化
    - 为 AI 计算和光线追踪而生的新指令
    - Cache 的访存优化

岗位要求:
• 熟悉计算机体系结构,有 GPU 相关经验为佳
• 扎实的编程能力,以 C++ 为主
• 有一定的 AI 或图形学背景
• 喜欢创新,追求极致,有良好的团队协作能力




3.        Pre-silicon Prototype C++ Engineer

NVIDIA Shanghai Prototyping Team is looking for C++ engineer with a real passion on pre-silicon prototyping on different platforms (FPGA/EMU) for multi-media, compute vision, graphics, CPUs etc IPs. You will have the chance to initiate the next generation NVIDIA prototype development kit, and cowork with different SW and HW teams to provide novel user experiences to guarantee the perfection of future NVIDIA chip’s delivery.
What you’ll be doing:
•        Work in NVIDIA 's Pre silicon Prototyping team
•        Own pre-silicon prototype architecture and infrastructure's implementation, verification
•        You will co-work with ASIC, FPGA and EMU engineers to deliver the prototype env for different HW and SW users

What we need to see:
•        BS/MS in electrical/computer engineering and related
•        Strong programming skills in C or C++
•        Experienced in software development under Linux
•        Experienced in debugging or building VCS/Vivado's RTL simulation
•        Fluent English (both written and spoken) and excellent interpersonal skills
Ways to stand out from the crowd:
•        Knowledge of hardware implementation or PCIE drivers.
•        Proven ability to work independently as well as in a multi-disciplinary group environment
•        Proven to be good at trouble resolving and good debug capability
•        Experienced in pre-silicon prototyping work, or virtual prototyping work
•        Experienced in HW IP's Functional Modeling
•        Familiar with script languages like Python, Perl, Tcl. any other programming languages will be an extra bonus
•        Familiar with TLM2 SystemC Modeling


您需要登录后才可以回帖 登录 | 注册(开放注册)

本版积分规则

手机访问本页请
扫描左边二维码
         本网站声明
本网站所有内容为网友上传,若存在版权问题或是相关责任请联系站长!
站长联系QQ:7123767   myubbs.com
         站长微信:7123767
请扫描右边二维码
www.myubbs.com

小黑屋|手机版|Archiver|中国科学院论坛 ( 琼ICP备10001196号-2 )

GMT+8, 2024-4-19 11:52 , Processed in 0.084999 second(s), 15 queries .

Powered by 高考信息网 X3.3

© 2001-2013 大学排名

快速回复 返回顶部 返回列表